MIMD là viết tắt của "Multiple Instruction, Multiple Data", nghĩa là "đa lệnh, đa dữ liệu". Đây là một kiến trúc máy tính song song, trong đó nhiều bộ xử lý thực hiện nhiều lệnh khác nhau trên nhiều luồng dữ liệu khác nhau đồng thời. Điều này cho phép MIMD giải quyết các bài toán phức tạp một cách hiệu quả hơn so với các kiến trúc máy tính khác. Do đó, đáp án C là đáp án chính xác.
MIMD là viết tắt của "Multiple Instruction, Multiple Data", nghĩa là "đa lệnh, đa dữ liệu". Đây là một kiến trúc máy tính song song, trong đó nhiều bộ xử lý thực hiện nhiều lệnh khác nhau trên nhiều luồng dữ liệu khác nhau đồng thời. Điều này cho phép MIMD giải quyết các bài toán phức tạp một cách hiệu quả hơn so với các kiến trúc máy tính khác. Do đó, đáp án C là đáp án chính xác.
Trong ngữ cảnh lập trình hợp ngữ (assembly), để truy cập một vị trí nhớ trong bộ nhớ, ta thường kết hợp một thanh ghi đoạn (segment register) với một thanh ghi offset. Thanh ghi đoạn xác định địa chỉ cơ sở của một đoạn bộ nhớ, và thanh ghi offset xác định khoảng cách từ địa chỉ cơ sở này đến vị trí bộ nhớ cụ thể mà ta muốn truy cập.
Trong trường hợp đọc vào một chuỗi (chuỗi nguồn), thanh ghi đoạn DS (Data Segment) thường được sử dụng để trỏ đến đoạn dữ liệu. Để xác định địa chỉ chính xác của từng ký tự trong chuỗi nguồn, ta kết hợp DS với một thanh ghi offset. Thanh ghi SI (Source Index) thường được dùng làm thanh ghi offset để trỏ đến địa chỉ của ký tự hiện tại trong chuỗi nguồn. Khi thực hiện các lệnh thao tác chuỗi như `LODSB` (load string byte), `LODSW` (load string word), `MOVSB` (move string byte), `MOVSW` (move string word), SI sẽ tự động được tăng hoặc giảm (tùy thuộc vào cờ Direction Flag) để trỏ đến ký tự tiếp theo trong chuỗi.
Các thanh ghi khác không được sử dụng cho mục đích này:
* ES (Extra Segment) thường được sử dụng cho chuỗi đích. * SS (Stack Segment) được sử dụng cho stack. * SP (Stack Pointer) được sử dụng để trỏ đến đỉnh của stack.
SRAM (Static Random Access Memory) có các đặc điểm sau:
* Không cần làm tươi (refresh) định kỳ: SRAM lưu trữ dữ liệu bằng các flip-flop, giữ trạng thái miễn là có nguồn điện, không giống như DRAM cần làm tươi liên tục. * Thời gian truy cập nhanh: SRAM nhanh hơn DRAM nhiều lần, do đó thường được sử dụng làm bộ nhớ cache. * Chi phí trên một bit nhớ cao: SRAM đắt hơn DRAM vì mỗi bit nhớ cần nhiều transistor hơn. * Được dùng làm bộ nhớ Cache: Do tốc độ truy cập nhanh nên SRAM thường được sử dụng làm bộ nhớ cache trong CPU.
Như vậy, phương án "Thời gian truy nhập lớn" là không đúng với SRAM.
Đặc điểm của trọng tài Bus tập trung nhiều mức là các thiết bị ngoại vi được nối tới các đường dây yêu cầu Bus khác nhau. Điều này cho phép hệ thống quản lý và ưu tiên các yêu cầu Bus từ nhiều thiết bị một cách hiệu quả, tránh xung đột và đảm bảo băng thông được phân phối hợp lý.
Tín hiệu AEN (Address Enable) được sử dụng để cho phép hoặc vô hiệu hóa bus địa chỉ. Do đó, nó thuộc về bus điều khiển, vì nó điều khiển việc truy cập vào bus địa chỉ.